日韩国产欧美精品一区二区三区,亚洲男女自偷自拍图片另类,亚洲欧美久久久,亚洲国产成人一区


曙海教育集團論壇FPGA專區(qū)FPGA技術(shù)討論區(qū) → 基于狀態(tài)機和流水線技術(shù)的3DES加密算法及其FPGA設(shè)計


  共有9880人關(guān)注過本帖樹形打印

主題:基于狀態(tài)機和流水線技術(shù)的3DES加密算法及其FPGA設(shè)計

美女呀,離線,留言給我吧!
wangxinxin
  1樓 個性首頁 | 博客 | 信息 | 搜索 | 郵箱 | 主頁 | UC


加好友 發(fā)短信
等級:青蜂俠 帖子:1393 積分:14038 威望:0 精華:0 注冊:2010-11-12 11:08:23
基于狀態(tài)機和流水線技術(shù)的3DES加密算法及其FPGA設(shè)計  發(fā)帖心情 Post By:2010-11-12 13:36:22

的輸入是28位的,所產(chǎn)生的三個56位密鑰并不是同一時間提供給3DES的,相互之間有16個時鐘的延時,這樣可以保證修改密鑰后并不影響先前流水線的工作。再加上輸入、輸出接口就構(gòu)成了該設(shè)計的總體結(jié)構(gòu),如圖5所示。限于圖的大小,不影響理解的部分信號沒有畫出。加/解密的流程是先輸入六組28位的密鑰,然后就可以發(fā)送需要加/解密的數(shù)據(jù)了,中間可以有間斷,如果需要更改密鑰,也是先輸入改后的密鑰,再輸入數(shù)據(jù),可實時更改,無需等到流水線中最后一組數(shù)據(jù)加/解密完成。

本設(shè)計在ALTERA公司的Quartus II環(huán)境下用VHDL、Verilog HDL實現(xiàn)設(shè)計輸入,采用同步時鐘,成功編譯、綜合、適配和仿真,并下載到Stratix系列FPGA芯片EP1S25F780C5中。在綜合的過程中用邏輯鎖等技術(shù)進行了優(yōu)化。消耗邏輯單元16250個,設(shè)計時鐘頻率可達95.07MHz

[此貼子已經(jīng)被作者于2010-11-17 12:01:03編輯過]

支持(0中立(0反對(0單帖管理 | 引用 | 回復 回到頂部

返回版面帖子列表

基于狀態(tài)機和流水線技術(shù)的3DES加密算法及其FPGA設(shè)計








簽名
主站蜘蛛池模板: 汝城县| 青铜峡市| 濮阳县| 中阳县| 诸暨市| 南雄市| 屏东市| 安顺市| 苏州市| 嘉祥县| 嘉定区| 林周县| 桃园县| 讷河市| 聊城市| 富阳市| 安阳市| 台安县| 惠安县| 紫金县| 天祝| 军事| 卢龙县| 高雄市| 澳门| 中卫市| 兴隆县| 乌拉特后旗| 遂昌县| 新泰市| 巴塘县| 桑植县| 平湖市| 邵阳县| 周至县| 广平县| 崇文区| 普兰县| 永胜县| 顺昌县| 社会|